Effective noise minimization in multichannel recording circuits processed in modern technologies for neurobiology experiments
PBN-AR
Instytucja
Wydział Elektrotechniki, Automatyki, Informatyki i Inżynierii Biomedycznej (Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie)
Książka
Tytuł książki
BioCAS [Dokument elektroniczny]. Biomedical Circuits and System conference : breakthrough for distributed diagnostics and therapy : 22–24 October 2014, Lausanne, Switzerland : proceedings
Data publikacji
2014
ISBN
978-1-4799-2346-5
Wydawca
IEEE
Publikacja
Główny język publikacji
EN
Tytuł rozdziału
Effective noise minimization in multichannel recording circuits processed in modern technologies for neurobiology experiments
Rok publikacji
2014
Strony (od-do)
344--347
Numer rozdziału
Link do pełnego tekstu
Identyfikator DOI
Liczba arkuszy
0.28
Hasło encyklopedyczne
Słowa kluczowe
EN
neurobiology experiments
multichannel integrated circuits
noise optimization
Konferencja
Indeksowana w Scopus
tak
Indeksowana w Web of Science Core Collection
tak
Liczba cytowań z Web of Science Core Collection
Nazwa konferencji (skrócona)
BioCAS
Nazwa konferencji
IEEE Biomedical Circuits and Systems Conference
Początek konferencji
2014-10-22
Koniec konferencji
2014-10-24
Lokalizacja konferencji
Lausanne
Kraj konferencji
CH
Lista innych baz czasopism i abstraktów w których była indeksowana
Streszczenia
Język
EN
Treść
This paper presents an effective method of input referred noise minimization (IRN) of recording stages dedicated to neurobiology experiments and processed in submicron or nanometer technologies. We analyze different approaches for IRN minimization and propose solution based on the on-chip analogue noise averaging. The proposed approach allows for almost 2.5 times IRN minimization with only 8 time power consumption increase whereas other on-chip analogue methods provides much less noise minimization efficiency. The method is confirmed by measurements of 8-channel integrated circuit fabricated in 180nm commercial process. The chip is composed of the 8-recording channels that are individually digitally assisted for enlarging IC functionality. The recording part is divided into two separate channels, i.e. an Action Potential (AP) stage and a Local Field Potential (LFP) stage. The voltage gain of the AP and LFP stages can be switched between 56/50 dB and 50/45 dB respectively. Corner frequencies of a particular stages can be digitally controlled in a wide range, i.e. the upper cut-off frequency can be changed in the 20 Hz - 2 kHz (LFP stage) while the lower cut-off frequency can be tuned at the 120 mHz - 3 kHz (LFP and AP stage). The upper cut-off frequency of the AP stage is equal to 6.9 kHz. A single recording channel is supplied from +/- 0.9 V and consumes about 4.8 mu W of power. For a default channel configuration the Input Referred Noise is equal to 5.6 mu V resulting in 4.38 of Noise Efficiency Factor (NEF) while for onchip averaging mode enabled the IRN can be limited to 2.4 mu V resulting in 5.3 of NEF.
Cechy publikacji
chapter-in-a-book
peer-reviewed
Inne
System-identifier
idp:087210
CrossrefMetadata from Crossref logo
Cytowania
Liczba prac cytujących tę pracę
Brak danych
Referencje
Liczba prac cytowanych przez tę pracę
Brak danych