Dynamic equalization of logic delays in feedback-based successive approximation TDCs
PBN-AR
Instytucja
Wydział Informatyki, Elektroniki i Telekomunikacji (Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie)
Książka
Tytuł książki
EBCCSP 2017 [Dokument elektroniczny]. 3\textsuperscript{th} international conference on Event-Based Control, Communication and Signal Processing : May 24–26 2017, Funchal, Madeira, Portugal : proceedings
Data publikacji
2017
ISBN
978-1-5386-0915-6
Wydawca
IEEE
Publikacja
Główny język publikacji
EN
Tytuł rozdziału
Dynamic equalization of logic delays in feedback-based successive approximation TDCs
Rok publikacji
2017
Strony (od-do)
1--6
Numer rozdziału
Link do pełnego tekstu
Identyfikator DOI
Liczba arkuszy
0.42
Hasło encyklopedyczne
Autorzy
Pozostali autorzy
+ 1
Autorzy przekładu
(liczba autorów przekładu: 0)
Słowa kluczowe
EN
time-to-digital converter
successive approximation algorithm
feedback-based architecture
asynchronous time-to-digital conversion
Konferencja
Indeksowana w Scopus
tak
Indeksowana w Web of Science Core Collection
tak
Liczba cytowań z Web of Science Core Collection
Nazwa konferencji (skrócona)
EBCCSP 2017
Nazwa konferencji
3rd international conference on Event-Based Control, Communication and Signal Processing
Początek konferencji
2017-05-24
Koniec konferencji
2017-05-26
Lokalizacja konferencji
Funchal
Kraj konferencji
PT
Lista innych baz czasopism i abstraktów w których była indeksowana
Streszczenia
Język
EN
Treść
The paper is focused on a development of a feedback-based architecture for successive-approximation time-to-digital converter (SA-TDC). The adoption of the feedback-based rather than feedforward architecture for the n-bit SA-TDCs is inspired by the classic successive approximation voltage-to-digital converter and motivated by a possible reduction of the number of time comparators from n to one. Nevertheless, existing developments of the feedback-based SA-TDC are characterized by much longer conversion time than that for feedforward SA-TDCs. In the paper, a concept of the feedback-based SA-TDC with dynamic equalization of logic propagation delays in the feedback loops is presented. The use of this technique allows to maintain the conversion time of the feedback-based SA-TDC the same as for the feedforward SA-TDC with just a single time comparator.
Cechy publikacji
chapter-in-a-book
peer-reviewed
Inne
System-identifier
idp:108380
CrossrefMetadata from Crossref logo
Cytowania
Liczba prac cytujących tę pracę
Brak danych
Referencje
Liczba prac cytowanych przez tę pracę
Brak danych